基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种融合控制码(K码)与数据码(D码)、具有无效K码检测功能的高速8/10bit编码器.深入研究了8/10 bit的编码特点以及K码与D码的内在相关性,提出了将K码融合于D码的改进编码方法.相比传统方法,该编码方法更简单,速度更快,占用逻辑资源更少.采用Verilog HDL语言设计了编码器,使用Modelsim软件对设计进行了功能验证,并利用Quartus Ⅱ综合实现了8/10 bit编码电路.该编码器可直接应用于需要8/10 bit编码的收发器.
推荐文章
一种LDPC码编码器设计方案的研究
LDPC码
编码器
奇偶校验矩阵
设计
8B/10B 编码器新型算法结构的设计与实现
8B/10B
并行编码
游程值
高速通信
一种正则准循环LDPC码编码器的优化设计
低密度奇偶校验码
准循环码
循环移位矩阵
围长
一种新的8B/10B 编码器设计
8B/10B 编码
逻辑优化
游程值
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型的融合控制码与数据码的8/10bit编码器
来源期刊 微电子学 学科 工学
关键词 控制码 编码器 Verilog HDL 查找表
年,卷(期) 2018,(5) 所属期刊栏目 电路与系统设计
研究方向 页码范围 620-624
页数 5页 分类号 TN919.3
字数 语种 中文
DOI 10.13911/j.cnki.1004-3365.170519
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 青旭东 重庆邮电大学光电工程学院 5 16 3.0 4.0
5 钟黎 重庆邮电大学光电工程学院 5 13 2.0 3.0
9 蒲杰 4 0 0.0 0.0
10 姚佳 重庆邮电大学光电工程学院 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
控制码
编码器
Verilog HDL
查找表
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导