作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一个4级流水线的16位定点DSP核.该DSP核支持151条指令,除了执行返回指令需要两个机器周期外,其他指令都在一个机器周期内完成.该DSP核用Altera公司的Cyclone EP1C12Q240C8 FPGA器件实现,可工作在18.6 MHz.基于Altera公司的FPGA集成开发环境QUARYUS II和FPGA开发板,对该DSP核进行了FPGA验证.结果表明,该DSP核能正确地执行各条指令,并能完成IMA ADPCM的编解码功能.
推荐文章
一种面向嵌入式SoC设计的混合级硬/软件协同验证技术
嵌入式系统验证技术
混合级协同验证
FPGA
指令集仿真器
SoC
IP核复用
基于DSP+FPGA的嵌入式图像处理系统设计
嵌入式图像处理系统
DSP
FPGA
三重缓冲
异步时钟域
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种嵌入式DSP核的设计及FPGA验证
来源期刊 微电子学 学科 工学
关键词 DSP核 FPGA RAW相关 IMA ADPCM
年,卷(期) 2008,(2) 所属期刊栏目 技术报告
研究方向 页码范围 302-305
页数 4页 分类号 TP332
字数 2796字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李平 电子科技大学电子薄膜与集成器件国家重点实验室 144 1645 22.0 36.0
2 李辉 电子科技大学电子薄膜与集成器件国家重点实验室 95 836 16.0 23.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (3)
二级引证文献  (16)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DSP核
FPGA
RAW相关
IMA ADPCM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导