基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈.针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率.
推荐文章
基于FPGA的高速LVDS接口的实现
FPGA
SelectIO
高速LVDS接口
基于LVDS技术与FPGA的高速通讯应用研究
低压差分信号
可编程逻辑器件
并行接口
高速通讯
基于FPGA的LVDS接口应用
LVDS
FPGA
高速数据传输
PLL
AD9735
基于PCI接口及LVDS的高速数据传输系统设计
PCI9054
LVDS
高速
远距离
可行性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的LVDS高速差分板间接口应用
来源期刊 半导体技术 学科 工学
关键词 低电压差分信号 数字接收机 双倍数据率 现场可编程门阵列
年,卷(期) 2008,(12) 所属期刊栏目 集成电路设计与开发
研究方向 页码范围 1138-1142
页数 5页 分类号 TN274
字数 2239字 语种 中文
DOI 10.3969/j.issn.1003-353X.2008.12.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李立萍 电子科技大学电子工程学院信息工程系 57 562 14.0 21.0
2 李云志 电子科技大学电子工程学院信息工程系 1 16 1.0 1.0
3 杨恒 电子科技大学电子工程学院信息工程系 1 16 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (12)
参考文献  (2)
节点文献
引证文献  (16)
同被引文献  (32)
二级引证文献  (40)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(4)
  • 引证文献(3)
  • 二级引证文献(1)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(12)
  • 引证文献(7)
  • 二级引证文献(5)
2014(9)
  • 引证文献(2)
  • 二级引证文献(7)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(9)
  • 引证文献(0)
  • 二级引证文献(9)
2017(4)
  • 引证文献(0)
  • 二级引证文献(4)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
低电压差分信号
数字接收机
双倍数据率
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导