基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种适用于多厂商、多种工艺和电路结构的嵌入式SRAM IP核编译器设计方法,该方法使编译器的设计复杂度降低30%以上.专用版图处理工具LayoutBuilder能自动完成版图拼接、打孔、画线、添加端口和生成GDSII版图文件等.专用网表处理工具NetlistBuilder仅用三个函数即可完成网表的生成,同时,该工具还内嵌自动检查端口数目和对齐方式、自动检查内部浮空节点和自动检查浮空端口等功能.介绍了一种编译器验证流程和时序与功耗文件的生成方法.用这个方法开发了针对2种工艺、3种电路结构的8个编译器.对编译器生成的IP核进行了流片验证.结果表明,该方法可以生成满足不同要求的SRAM IP核.
推荐文章
嵌入式C02语言编译器的设计与实现
编译器
嵌入式处理器
寄存器
高速SRAM编译器时序算法
存储编译器
SRAM IP
时序建模
双线性插值
嵌入式C02语言编译器的设计与实现
编译器
嵌入式处理器
寄存器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通用嵌入式SRAM编译器的设计与实现
来源期刊 微电子学 学科 工学
关键词 静态随机存取存储器 IP核 编译器 通用性
年,卷(期) 2013,(1) 所属期刊栏目 电路与系统设计
研究方向 页码范围 81-84
页数 4页 分类号 TN432
字数 2734字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈虹 清华大学微电子学研究所 26 146 7.0 11.0
2 高志强 清华大学微电子学研究所 10 71 3.0 8.0
3 王聪 清华大学微电子学研究所 6 11 2.0 3.0
4 刘鸣 清华大学微电子学研究所 10 65 5.0 8.0
5 郑翔 清华大学微电子学研究所 6 12 2.0 3.0
6 曹华敏 清华大学微电子学研究所 2 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
静态随机存取存储器
IP核
编译器
通用性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导