基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着开关电源逐渐往高频化数字化方向发展,开关频率的提高对数字控制的精度提出了越来越高的要求。本文提出了一种基于低成本FPGA内部加法器延迟原理的ps级DPWM设计方案,可以在50MHz系统硬件晶振时钟下,实现1MHz开关频率、15位分辨率的高精度DPWM。并通过手动布局对DPWM进行了线性优化,减小了DPWM的非线性误差。最后,以Altera公司低成本的Cyclone Ⅱ系列FPGA芯片为数字控制核心实现对BUCK变换器的高精度数字控制。
推荐文章
基于FPGA的快速加法器的设计与实现
加法器
进位
FPGA
Verilog HDL
流水线
单精度浮点加法器的FPGA实现
IEEE754
单精度浮点
加法运算
FPGA
基于FPGA的32位浮点加法器的设计
浮点加法器
TI
流水线
LOD
64位整数加法器的设计与实现
并行前缀加法器
多米诺逻辑
偏斜逻辑
功耗延时积
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA内部加法器的ps级DPWM实现
来源期刊 磁性元件与电源 学科 工学
关键词 FPGA PS DPWM
年,卷(期) 2019,(12) 所属期刊栏目
研究方向 页码范围 146-148
页数 3页 分类号 TM4
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 葛芦生 安徽工业大学电气与信息工程学院 75 349 10.0 14.0
2 刘雁飞 安徽工业大学电气与信息工程学院 11 118 7.0 10.0
3 陈宗祥 安徽工业大学电气与信息工程学院 22 106 6.0 10.0
4 郭亚楠 安徽工业大学电气与信息工程学院 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
PS
DPWM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
磁性元件与电源
月刊
2522-6142
广州市天河区中山大道中启星商务中心D座5
出版文献量(篇)
4500
总下载数(次)
33
总被引数(次)
0
论文1v1指导