作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分析了目前常用的高频生成器的电路结构及其优缺点,提出了一种新的高频生成器电路结构.该电路完全由数字逻辑门构成,结构简单;同时,倍频系数可达10以上;在参考时钟频率为100 MHz时,可以实现1 GHz以上输出时钟的高频输出.
推荐文章
应用于超宽带收发机的多相时钟生成器的设计
超宽带收发机
多相时钟生成
锁相环
延时锁定环
双模可配置
展频时钟生成器的设计与仿真
EMI
展频时钟
分数N型频率合成器
MATLAB和SIMULINK
网络负载生成器的研究与设计
网络
负载生成器
延迟
选择生成器序列概率模型信息论分析
选择生成器
钟控输入序列
钟控输出序列
控制序列
互信息
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 时钟产生电路中高频生成器的分析与设计
来源期刊 微电子学 学科 工学
关键词 延迟锁定环 时钟产生电路 高频生成器
年,卷(期) 2008,(2) 所属期刊栏目 研究论文
研究方向 页码范围 218-221
页数 4页 分类号 TN431.2
字数 2685字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚丽娜 16 96 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
延迟锁定环
时钟产生电路
高频生成器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导