基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
通过对除法算法的研究,采用三级流水并精选SRT的冗余区域,在不减少运算精度的条件下,简化硬件设计,用硬件描述语言(Verilog)实现了单精度和双精度浮点数除法运算模块,并使用随机测试矢量对除法器进行验证,结果与参考机比较误差不超过2-64.如果采用SMIC 0.18μm CMOS工艺库实现该设计,该除法单元在占用芯片面积为168173μm2的情况下工作频率可达约455MHz.
推荐文章
高性能单精度除法器的实现
单精度
流水线
除法器
查表法
单精度浮点加法器的FPGA实现
IEEE754
单精度浮点
加法运算
FPGA
基于快速舍入的双精度浮点乘法器的设计
浮点乘法
乘法器
快速舍入
一种高效双精度浮点乘法器
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 单双精度浮点除法器的实现
来源期刊 微处理机 学科 工学
关键词 三级流水 SRT算法 单双精度 浮点处理器
年,卷(期) 2009,(5) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 20-23
页数 4页 分类号 TN4
字数 1992字 语种 中文
DOI 10.3969/j.issn.1002-2279.2009.05.007
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (2)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (4)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
三级流水
SRT算法
单双精度
浮点处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导