基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法.对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求.采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了用分立器件难于调试的问题,并实现了宽调谐带宽、低相位噪声,从而取消了调谐螺钉,达到了较高的稳定性和可靠性.应用ADS、Multisim软件对介质振荡器、环路滤波器进行了仿真设计,最终完成了频率0.500~40 GHz、小型化、系列化PDRO的研制,频率为9 GHz时PDRO实测试结果显示:输出功率17 dBm,杂波抑制大于75 dBc,相位噪声为-115 dBc/Hz@1 kHz,-125 dBc/Hz@10 kHz,-125 dBc/Hz@100 kHz,-144 dBc/Hz@1 MHz,外形封装尺寸为40 mm×40 mm×12.8 mm.
推荐文章
X波段介质振荡器的设计与仿真
介质振荡器
相位噪声
ADS
X波段
全数字锁相环及其数控振荡器的FPGA设计
全数字锁相环
数控振荡器
翻转触发器
VHDL
SoPC
FPGA
基准振荡器相位噪声对载波锁相环的影响
锁相环
相位噪声
阿仑偏差
恒温晶振
一种基于介质集成波导腔的小型化滤波器
介质集成波导腔
带通滤波器
小型化滤波器
介质集成波导腔滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 小型化取样锁相介质振荡器的研制
来源期刊 半导体技术 学科 工学
关键词 小型化 锁相介质振荡器(PDRO) 相位噪声 取样鉴相器 混合集成
年,卷(期) 2013,(7) 所属期刊栏目 半导体集成电路
研究方向 页码范围 502-505,509
页数 分类号 TN752
字数 语种 中文
DOI 10.3969/j.issn.1003-353x.2013.07.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭文胜 中国电子科技集团公司第十三研究所 8 28 4.0 5.0
2 袁彪 中国电子科技集团公司第十三研究所 2 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1966(1)
  • 参考文献(0)
  • 二级参考文献(1)
1968(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
小型化
锁相介质振荡器(PDRO)
相位噪声
取样鉴相器
混合集成
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导