基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在科学计算、数字信号处理、通信和图像处理等应用中,除法运算是常用的基本操作之一.基于SRT 8除法算法,设计一个SIMD结构的IEEE-754标准浮点除法器,在同一硬件平台上能够实现双精度浮点除法和两个并行的单精度浮点除法.通过优化SRT-8迭代除法结构,提出商选择和余数加法的并行处理,并采用商数字存储技术降低迭代除法的计算延时,提高频率.同时,采用复用策略减少硬件资源开销,节省面积.实验表明,在40 nm工艺下,本设计综合cell面积为18 601.968 1μm2,运行频率可达2.5 GHz,相对传统的SRT-8实现关键延迟减少了23.81%.
推荐文章
基于FPGA的快速浮点除法器IP核的实现
现场可编程门阵列
EDA
快速浮点除法器
IP核
高性能浮点除法和开方的设计与实现
SRT算法
选择函数
可变位宽
浮点除法/开方
迭代实现
阵列实现
流水实现
资源消耗
一种高阶除法器的设计与实现
浮点基准测试程序
阻塞步长
性能分析
高阶
浮点除法器
一种RISC微处理器的快速乘除法运算设计与实现
保留进位加法器
布斯编码
乘法器
除法器
集成电路设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于SRT-8算法的SIMD浮点除法器的设计与实现
来源期刊 计算机工程与科学 学科 工学
关键词 SRT-8 SIMD 浮点除法器 双精度浮点 SIMD单精度浮点
年,卷(期) 2014,(5) 所属期刊栏目
研究方向 页码范围 797-803
页数 7页 分类号 TP303
字数 4301字 语种 中文
DOI 10.3969/j.issn.1007-130X.2014.05.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈书明 国防科学技术大学计算机学院 36 224 7.0 13.0
2 邓子椰 国防科学技术大学计算机学院 1 2 1.0 1.0
3 彭元喜 国防科学技术大学计算机学院 11 82 5.0 9.0
4 雷元武 国防科学技术大学计算机学院 6 32 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SRT-8
SIMD
浮点除法器
双精度浮点
SIMD单精度浮点
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导