基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种采用SMIC 65 nm CMOS LL工艺、工作在14 Gb/s的高速串行接口发送端电路.该电路主要由多路复用器、时钟分布电路和连续时间线性均衡器组成.低速复用器由数字电路构成,节约了功耗;高速复用器采用电流型逻辑电路结构,提高了工作速度.线性均衡器具有较高工作频率和较低功耗,并能够提供适当的高频补偿.重点分析了数据和时钟信号之间的时序问题,并使用改进的时钟链路,保证电路在工艺、电源电压和温度变化时能正常工作.仿真中引入焊盘、键合线及PCB走线模型,模拟电路的实际工作情况.仿真结果显示,发送端电路能工作于14 Gb/s;在1.2V电源电压下,功耗为80 mW;当输出信号经过10 cm的RLGC传输线后,50 Ω负载上接收到的信号眼高为427 mV,抖动为4 ps.
推荐文章
10 Gb/s串行接口发送端电路的设计
高速串行
并串转换
驱动器
前馈均衡器
阻抗匹配
基于PCI接口的高速A/D采集电路设计
高速采样
ADC
转换器
信号完整性
PCI
新型高速串行接口链路层的电路设计与实现
USB2.0
并行处理
数据恢复
全数字锁相环
先入先出缓存器
采用并行8b/10b编码的JESD204B接口发送端电路设计
JESD204B
8b/10b编码
并行编码
接口系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 14 Gb/s高速串行接口发送端电路设计
来源期刊 微电子学 学科 工学
关键词 串并转换接口 发送端 多路复用器 连续时间线性均衡器 真单相时钟
年,卷(期) 2015,(1) 所属期刊栏目 电器与系统设计
研究方向 页码范围 26-31
页数 分类号 TN432
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王自强 18 235 5.0 15.0
2 宋奕霖 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (8)
二级引证文献  (9)
1987(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(5)
  • 引证文献(2)
  • 二级引证文献(3)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
串并转换接口
发送端
多路复用器
连续时间线性均衡器
真单相时钟
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导