基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种千万门FPGA芯片中DSP硬核的设计.基于SMIC 65 nm CMOS工艺,以全定制技术设计实现了一个高性能的DSP硬核.DSP硬核主要包括输入输出逻辑、乘法器、XYZ选择器和模式控制单元、加法器等部分.为了提高DSP硬核的速度、面积和功耗等性能指标,采用了多种技术.通过2阶Booth编码设计,减小了50%的部分积数量;通过符号位扩展优化算法,大大减少了部分积符号扩展位,相应减少了逻辑资源和功耗;通过多种压缩器,减小了部分积加法路径上的延时,提高了乘法运算速度;通过超前进位加法器,提高了加法器运算速度.对DSP硬核进行仿真验证,并对千万门FPGA芯片进行测试.结果表明,该DSP硬核的功能和性能指标符合设计要求.
推荐文章
一种基于FPGA+DSP的高速串口通信设计
高速率
串口通信
DSP
FPGA
误码率
可靠性
一种FPGA+多DSP系统复位信号的设计方法
复位信号
逻辑硬件看门狗
多DSP
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种千万门FPGA芯片中DSP硬核的设计
来源期刊 微电子学 学科 工学
关键词 FPGA DSP Booth编码 压缩器 超前进位
年,卷(期) 2018,(4) 所属期刊栏目 电路与系统设计
研究方向 页码范围 485-490
页数 6页 分类号 TN432
字数 语种 中文
DOI 10.13911/j.cnki.1004-3365.170487
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李正杰 1 2 1.0 1.0
2 张英 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (11)
二级引证文献  (0)
1961(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
DSP
Booth编码
压缩器
超前进位
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导