基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
时钟数据恢复电路是高速多通道串行收发系统中接收端的关键电路,其性能的优劣直接影响了整个系统的功能.描述了双环时钟数据恢复电路利用相位正交的参考时钟进行工作的原理,分析了传统的正交时钟产生方案,提出一种新的相位插值-选择方案并给出了CMOS电路实现.在SMIC 0.18 μm CMOS工艺下采用Cadence公司的仿真工具Spectre进行了晶体管级验证,结果显示,利用该电路恢复出来的时钟对数据进行重定时,能较好地消除传输过程中积累的抖动,有效地提高了输入抖动容限.
推荐文章
时钟数据恢复电路中的线性相位插值器
时钟恢复
相位插值
线性度
抖动
应用于10Gbase-KR的二阶时钟数据恢复电路的建模分析与电路设计
高速串行
接收机
时钟数据恢复
二阶滤波器
高速PLL电路中的电荷泵电路设计
电荷泵
锁相环
正反馈
带隙基准
运用数据选择器实现组合逻辑电路设计方法
数据选择器
组合逻辑电路
设计方法
门电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于CDR电路的相位插值选择电路设计
来源期刊 半导体技术 学科 工学
关键词 双环时钟数据恢复 正交相位 相位插值 CMOS电路
年,卷(期) 2008,(8) 所属期刊栏目 集成电路没计与开发
研究方向 页码范围 721-725
页数 5页 分类号 TN47
字数 2271字 语种 中文
DOI 10.3969/j.issn.1003-353X.2008.08.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋林 西安邮电学院计算机系 85 264 8.0 10.0
2 邓军勇 西安邮电学院计算机系 29 71 5.0 7.0
3 曾泽沧 西安邮电学院计算机系 12 60 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (3)
二级引证文献  (5)
1998(3)
  • 参考文献(3)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
双环时钟数据恢复
正交相位
相位插值
CMOS电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
陕西省科技攻关计划
英文译名:
官方网址:
项目类型:
学科类型:
论文1v1指导