基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用0.18μm CMOS工艺,设计了一种连续速率时钟与数据恢复(CDR)电路.该CDR电路主要由全速率鉴频鉴相器、多频带环形压控振荡器、电荷泵等模块组成.其中,全速率鉴频鉴相器不但具有很好的鉴频鉴相功能,而且结构简单,减小了功耗和面积.多频带环形压控振荡器不但调谐范围很宽,而且引入到环路中的调谐增益较低,解决了高振荡频率和低增益之间的矛盾问题.采用自举基准和运放的电荷泵减小了各种非理想因素的影响.仿真结果表明,该CDR电路版图尺寸为265 μm×786μm,功能正常,且能恢复622~3 125 Mb/s之间的伪随机数据;在1.8V电源电压下,输入伪随机速率为3 125Mb/s时,功耗为100.8mW,恢复出的数据和时钟的抖动峰峰值分别为5.38 ps和4.81 ps.
推荐文章
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
一种高性能盲过采样时钟数据恢复电路的实现
盲过采样
时钟数据恢复
滤波整形电路
FPGA
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 宽范围连续速率时钟数据恢复电路的设计
来源期刊 微电子学 学科 工学
关键词 连续速率时钟与数据恢复 鉴频鉴相器 压控振荡器 电荷泵 锁存器
年,卷(期) 2014,(5) 所属期刊栏目 电路与系统设计
研究方向 页码范围 651-655,660
页数 分类号 TN453
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭宇锋 南京邮电大学电子科学与工程学院 59 281 8.0 14.0
2 张长春 南京邮电大学电子科学与工程学院 29 83 5.0 7.0
3 陈德媛 南京邮电大学电子科学与工程学院 17 38 3.0 4.0
4 刘蕾蕾 南京邮电大学电子科学与工程学院 21 38 4.0 4.0
8 马庆培 南京邮电大学电子科学与工程学院 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
连续速率时钟与数据恢复
鉴频鉴相器
压控振荡器
电荷泵
锁存器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导