基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
超高速A/D转换器对精准的时钟电路提出严格要求,时钟抖动是影响其精度的重要因素.文章在分析时钟抖动对A/D转换器的影响后,介绍了一种适用于GHz的低抖动四相位时钟电路.电路采用时钟恢复电路、 四相位分布网络和相位校正电路,得到占空比稳定、 相位误差小的四相位时钟.采用0.18μm CMOS工艺实现,电路仿真表明,四相位输出时钟抖动102 fs,占空比调整范围30%~70%,功耗277 mW@1.8 V.
推荐文章
用于高速模数转换器的电荷泵型低抖动时钟管理电路
流水线ADC
时钟管理电路
电荷泵
占空比稳定
高速串行数据链路中基于相位噪声时钟抖动测量
高速串行数据传输
相位噪声
抖动
一种基于高频时钟产生电路的DLL的研究
锁相环
延迟锁相环
压控延迟线
鉴相器
电荷泵
倍频器
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速低抖动四相位时钟电路的设计
来源期刊 电子元件与材料 学科 工学
关键词 高速时钟 时钟抖动 多相位 时钟恢复 模数转换器 CMOS
年,卷(期) 2019,(1) 所属期刊栏目 研究与试制
研究方向 页码范围 67-71,77
页数 6页 分类号 TN432
字数 2705字 语种 中文
DOI 10.14106/j.cnki.1001-2028.2019.01.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 崔伟 1 2 1.0 1.0
2 张铁良 1 2 1.0 1.0
3 杨松 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (6)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速时钟
时钟抖动
多相位
时钟恢复
模数转换器
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子元件与材料
月刊
1001-2028
51-1241/TN
大16开
成都市一环路东二段8号宏明商厦702室
62-36
1982
chi
出版文献量(篇)
5158
总下载数(次)
16
总被引数(次)
31758
论文1v1指导