基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在传统锁相环结构的基础上设计了一种高速、低功耗、低噪声的高性能嵌入式混合信号锁相环结构.它可以在片内产生多分组高频稳定时钟信号,从而为先进的专用集成芯片(ASIC)和系统芯片(SOC)的实现提供最基础且最重要的可应用时钟产生电路.模拟结果表明,该锁相环可稳定输出500MHz时钟信号,稳定时间小于700 ns,在1.8V电源下的功耗小于18mW,噪声小于180mV.
推荐文章
一种输出范围10~600MHz的高性能锁相环
锁相环
压控振荡器
时钟抖动
相位噪声
一种500MHz高性能锁相环的设计
锁相环
鉴相器
电荷泵
压控振荡器
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种500MHz高性能锁相环的设计
来源期刊 半导体技术 学科 工学
关键词 锁相环 鉴相器 电荷泵 压控振荡器
年,卷(期) 2005,(9) 所属期刊栏目 设计与开发
研究方向 页码范围 61-63,68
页数 4页 分类号 TN402
字数 2137字 语种 中文
DOI 10.3969/j.issn.1003-353X.2005.09.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙义和 清华大学微电子学研究所 52 284 9.0 15.0
2 殷树娟 清华大学微电子学研究所 4 15 2.0 3.0
3 薛冰 清华大学微电子学研究所 2 14 2.0 2.0
4 贺祥庆 清华大学微电子学研究所 12 56 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
鉴相器
电荷泵
压控振荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导