基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
静态时序分析由于速度快和容量大而广泛应用于时序验证,而门延时的计算则是静态时序分析中的关键部分.以前利用等效输出驱动点导纳函数相等原理产生的模型,由于不能很好的与等效电容公式结合,门延时的计算存在过于悲观性或乐观性结果.本文采用输出驱动导纳和互连线拓扑结构相结合的方法,对门延时负载模型进行了改进,很好地与等效电容计算结合,保证了静态时序分析的准确性.
推荐文章
SoC静态时序分析中时序约束策略的研究及实例
SoC设计
静态时序分析
静态验证
时序约束
时序模型建立的静态时序分析技术
时序模型提取
自底向上
系统芯片
帧间预测模块的静态时序分析
静态时序分析
帧间预测
时序报告
一种新型FPGA器件延时计算方法
FPGA
互连线延时
主极点模型
DM方法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 静态时序分析中的门延时计算
来源期刊 半导体技术 学科 工学
关键词 静态时序分析 门延时 输出驱动点导纳函数 等效电容
年,卷(期) 2003,(7) 所属期刊栏目 EDA技术专栏
研究方向 页码范围 43-46
页数 4页 分类号 TN702
字数 1967字 语种 中文
DOI 10.3969/j.issn.1003-353X.2003.07.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 罗嵘 清华大学电子工程系 31 121 7.0 10.0
2 杨华中 清华大学电子工程系 92 500 13.0 16.0
3 汪蕙 清华大学电子工程系 38 398 11.0 19.0
4 邵波 清华大学电子工程系 1 9 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (9)
同被引文献  (0)
二级引证文献  (0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
静态时序分析
门延时
输出驱动点导纳函数
等效电容
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家重点基础研究发展计划(973计划)
英文译名:National Basic Research Program of China
官方网址:http://www.973.gov.cn/
项目类型:
学科类型:农业
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导