基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种CPU控制的数字锁相环频率合成系统的FPGA实现方案,深入探讨了设计原理及过程,并给出了详细的仿真波形.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
智能模值控制的数字锁相环的FPGA设计与分析
FPGA
数字锁相环
K模计数器
智能模值控制
全数字锁相环及其数控振荡器的FPGA设计
全数字锁相环
数控振荡器
翻转触发器
VHDL
SoPC
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CPU控制的数字锁相环频率合成系统的FPGA实现
来源期刊 半导体技术 学科 工学
关键词 FPGA 数字锁相环 频率合成器 CPU控制
年,卷(期) 2003,(7) 所属期刊栏目 专题报道(CPU与网络传输技术)
研究方向 页码范围 27-30,34
页数 5页 分类号 TN742.1
字数 3908字 语种 中文
DOI 10.3969/j.issn.1003-353X.2003.07.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵雅兴 天津大学电子信息工程学院 11 102 4.0 10.0
2 朱传征 天津大学电子信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
数字锁相环
频率合成器
CPU控制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导