基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种低踢回噪声锁存比较器,着重分析和优化了比较器的速度和失调电压.在0.35 μm CMOS工艺条件下,采用Hspice对电路进行了模拟.结果表明,比较器的最高工作频率为200 MHz,分辨率在6位以上,灵敏度为0.3 mV;在2.5 V电源电压下,功耗为70 μW.
推荐文章
低踢回噪声锁存比较器的分析与设计
锁存比较器
踢回噪声
正反馈
前置放大器
一种用于流水线ADC的CMOS比较器的设计
流水线ADC
比较器
子ADC
开关电容
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
一种高速开关电容动态锁存比较器分析与设计
高速高精度模数转换器
比较器
正反馈
锁存器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低踢回噪声锁存比较器的分析与设计
来源期刊 微电子学 学科 工学
关键词 锁存比较器 踢回噪声 失调电压
年,卷(期) 2005,(4) 所属期刊栏目 技术报告
研究方向 页码范围 428-432
页数 5页 分类号 TN432
字数 3468字 语种 中文
DOI 10.3969/j.issn.1004-3365.2005.04.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 魏同立 东南大学微电子中心 87 942 17.0 26.0
2 程剑平 东南大学微电子中心 10 118 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (30)
同被引文献  (6)
二级引证文献  (39)
1986(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(2)
  • 参考文献(2)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(8)
  • 引证文献(4)
  • 二级引证文献(4)
2010(10)
  • 引证文献(4)
  • 二级引证文献(6)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(5)
  • 引证文献(0)
  • 二级引证文献(5)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(5)
  • 引证文献(2)
  • 二级引证文献(3)
2016(7)
  • 引证文献(3)
  • 二级引证文献(4)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(6)
  • 引证文献(3)
  • 二级引证文献(3)
2019(6)
  • 引证文献(2)
  • 二级引证文献(4)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁存比较器
踢回噪声
失调电压
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导