作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
电子技术的发展日新月异,高速数字电路(即高时钟频率及快速边沿)的设计成为主流,给PCB设计带来许多问题和挑战.阐述了高速时钟电路设计过程中遇到的信号完整性问题,同时也给出了这些问题的解决方法.
推荐文章
高速数字PCB板设计中的信号完整性分析
PCB板
信号完整性
反射
串扰
高速串行RapidIO总线背板信号完整性仿真研究
信号完整性
高速串行RapidIO总线
背板
HyperLynx
基于OMAPL138的高速信号处理系统信号完整性分析
信号完整性
OMAPL138
反射
串扰
电源完整性
信号上升或下降时间对高速电路信号完整性影响的研究
高速电路
信号完整性
信号上升时间
IBIS
SigXplorer
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速时钟电路的信号完整性设计
来源期刊 电子工艺技术 学科 工学
关键词 高速设计 信号的完整性 解决方法
年,卷(期) 2004,(1) 所属期刊栏目 新工艺新技术
研究方向 页码范围 39-41
页数 3页 分类号 TP31
字数 2447字 语种 中文
DOI 10.3969/j.issn.1001-3474.2004.01.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吕霆 4 50 4.0 4.0
2 祝亮 3 32 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (17)
参考文献  (2)
节点文献
引证文献  (30)
同被引文献  (6)
二级引证文献  (12)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(9)
  • 引证文献(8)
  • 二级引证文献(1)
2007(7)
  • 引证文献(4)
  • 二级引证文献(3)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(4)
  • 引证文献(2)
  • 二级引证文献(2)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速设计
信号的完整性
解决方法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子工艺技术
双月刊
1001-3474
14-1136/TN
大16开
太原市115信箱
22-52
1980
chi
出版文献量(篇)
2306
总下载数(次)
10
总被引数(次)
14508
论文1v1指导