基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一款工作速率为1.25~3.125 Gb/s的连续可调时钟数据恢复(CDR)电路,可以满足多种通信标准的设计需求.CDR采用相位插值型双环路结构,使系统可以根据应用需求对抖动抑制和相位跟踪能力独立进行优化.针对低功耗和低噪声的需求,提出一种新型半速率采样判决电路,利用电流共享和节点电容充放电技术,数据速率为3.125 Gb/s时,仅需要消耗50 μA电流.芯片采用0.13 μm工艺流片验证,面积0.42 m㎡,功耗98 mw,测试结果表明,时钟数据恢复电路接收PRBS7序列时,误码率小于10-12.
推荐文章
6.25Gb/s串行数据接收器设计
高速串行
接收器
灵敏放大器
5Gb/s高速光突发模式CDR电路设计
突发模式
同步
时钟恢复
数据恢复
CDR
基于0.25μm CMOS工艺的1.25Gb/s1:10分接器设计
千兆以太网
分接器
PMA层
1:2分接电路
1:5分接电路
SCFL逻辑
Comma检测
1.25 Gb/s光突发模式接收机的设计
突发模式接收机
峰值检波
判决门限
自适应判决
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 1.25~3.125 Gb/s连续数据速率CDR设计
来源期刊 半导体技术 学科 工学
关键词 时钟数据恢复 锁相环 高速采样器 判决电路 采样电路
年,卷(期) 2010,(11) 所属期刊栏目
研究方向 页码范围 1111-1115
页数 分类号 TN432
字数 2495字 语种 中文
DOI 10.3969/j.issn.1003-353x.2010.11.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴斌 中国科学院微电子研究所 161 2294 16.0 45.0
2 周玉梅 中国科学院微电子研究所 94 1031 16.0 28.0
3 蒋见花 中国科学院微电子研究所 21 147 7.0 11.0
4 矫逸书 中国科学院微电子研究所 3 20 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (5)
1975(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
时钟数据恢复
锁相环
高速采样器
判决电路
采样电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导