基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
模拟乘法器是实现有源功率因数校正(APFC)的关键模块电路.为了提高APFC电路的性能,在对目前一般芯片中普遍采用校正电路的THD(总谐波失真)较大,导致功率因数较低的原因进行分析研究的基础上,给出了一种高线性度的单像限模拟乘法器,该乘法器在经典的电路结构上加以改进,采用双极型和CMOS混合工艺设计,在德国XFAB工艺厂进行流片.仿真测试和流片结果表明,该乘法器消除了传统的APFC电路总谐波失真较大的缺陷,提高了功率因数,并且没有增加版图面积,具有较高性价比,适合嵌入在中小功率APFC芯片中使用.
推荐文章
高速双域乘法器设计及其应用
双域乘法器
双域模乘
Booth编码
双域4-2压缩器
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
一种用于SOC中快速乘法器的设计
乘法器
SOC
Booth算法
华莱士树
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于减小总谐波失真的乘法器设计
来源期刊 半导体技术 学科 工学
关键词 乘法器 有源功率因数校正 总谐波失真 高线性度 混合工艺
年,卷(期) 2010,(9) 所属期刊栏目
研究方向 页码范围 928-931
页数 分类号 TN433
字数 1517字 语种 中文
DOI 10.3969/j.issn.1003-353x.2010.09.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈后金 北京交通大学电子信息工程学院 120 1030 17.0 27.0
2 张晋芳 北京交通大学电子信息工程学院 4 11 3.0 3.0
3 鞠家欣 北方工业大学信息工程学院 17 33 3.0 5.0
4 刘成 北方工业大学信息工程学院 3 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
有源功率因数校正
总谐波失真
高线性度
混合工艺
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导